MIPS,推出两款RISC-V处理器

架构师技术联盟

共 2845字,需浏览 6分钟

 ·

2022-05-20 06:06



我们知道,MIPS Tech 不再致力于他们的 MIPS CPU 指令集架构,而是采用基于 RISC-V 的设计。今天,该公司大胆宣布其新的 eVocore P8700 和 I8500 多处理器 IP 内核提供“一流的性能和可扩展性”。 


MIPS Tech 以其基于 RISC-V 的设计瞄准“处理器市场的高性能部分”,并且最近对这个开源处理器 ISA 赞不绝口。 


MIPS


有了新的 MIPS eVocore P8700,他们将其称为“超标量性能”,据说能够扩展到 64 个集群、512 个内核和 1024 个 harts/threads。eVocore P8700 预计将于第四季度上市。


同时,eVocore I8500 是他们提供的效率产品,他们称这将是 SoC 应用程序中同类最佳的电源效率。


MIPS进军RISC-V市场


MIPS在官方新闻稿表示,新的 eVocore P8700 和 I8500 多处理器 IP 内核是公司第一款基于 RISC-V 开放指令集架构 (ISA) 标准的 MIPS 产品。


eVocore 产品旨在扩展 MIPS 在高性能、实时计算应用(如网络、数据中心和汽车)方面的领先地位。根据 Semico Research 的数据,2020 年至 2027 年间,搭载 RISC-V CPU 内核的 SoC 的复合年增长率为 73.6%,而汽车领域预计在此期间将达到 69.9% 的复合年增长率*。



新的 eVocore 多处理器 IP 内核是第一款基于 RISC-V ISA 标准的 MIPS 产品。


Semico Research 首席 ASIC 和 SoC 分析师Rich Wawrzyniak表示:“我们将看到在汽车等领域继续采用 RISC-V,因为公司看到了开放软件开发环境可以提供的差异化可能性 。”


 “凭借 MIPS 提供 RISC 架构和内核的悠久历史,以及其在汽车、网络和其他高性能应用领域的强大足迹,该公司转向 RISC-V 对其下一阶段的增长是有意义的。”


“随着向 RISC-V 的过渡,MIPS 的目标是处理器市场的高性能部分,”MIPS 首席执行官 Desi Banatao 表示。


“通过利用我们在实时功能、硬件虚拟化、功能安全和安保技术方面的差异化优势,我们可以为汽车、边缘计算、网络和交换以及大规模计算系统提供引人注目的产品。”


RISC-V International 首席执行官Calista Redmond表示:“我们很高兴 MIPS 作为 RISC CPU 架构的先驱之一,将注意力转向 RISC-  V。


“MIPS 长期以来一直用于高端计算,这是 RISC-V 开始获得显着牵引力的领域。MIPS 为 RISC-V 社区带来了 CPU 创新的传统以及为灵活性和可扩展性而设计的新的 RISC-V 兼容 CPU。”


eVocore IP:专为高性能异构计算而设计


新的高度可扩展和可配置的 RISC-V 兼容 eVocore IP 内核旨在提供领先的性能和高水平的可扩展性,使客户能够以独特的组合混合多线程、多核 CPU 的一致集群,以满足其精确的功率和性能要求。这些内核旨在为异构计算提供灵活的基础,支持 eVocore 处理器和其他加速器的组合,并具有可维护所有内核、主存储器和 I/O 设备之间的二级缓存和系统级一致性的 Coherence Manager。


由于 RISC-V ISA 能够以用户定义指令 (UDI) 的形式添加自定义功能,因此 MIPS 可以独特地提供许多高端应用程序所需的经过验证且强大的功能,同时还完全兼容-shelf RISC-V 开发工具和软件库。


两个新的 eVocore IP 内核都支持特权硬件虚拟化、用户定义的自定义扩展、多线程、混合调试和功能安全。这些特性和内核的高水平可扩展性使其非常适合广泛的市场和应用中的计算密集型任务,例如汽车(ADAS、AV、IVI)、5G 和无线网络、数据中心和存储,以及高性能嵌入式应用。


eVocore P8700 – 超标量性能: 该多处理系统将深度管道与多问题无序 (OOO) 执行和多线程相结合,以提供出色的计算吞吐量。它的单线程性能优于其他 RISC-V CPU IP 产品中的当前可用性能,并且可以扩展到 64 个集群、512 个内核和 1,024 个 harts/threads。eVocore P8700 将于 2022 年第四季度上市。


eVocore I8500 – 一流的性能效率: 这种有序多处理系统具有一流的电源效率,可用于 SoC 应用。每个 I8500 内核都结合了多线程和高效的三重问题流水线,以提供出色的计算吞吐量。


来自:半导体行业观察

原文链接:


https://www.hpcwire.com/off-the-wire/mips-pivots-to-risc-v-with-performance-and-scalability/


下载链接:

ARM架构参考手册及文档

ARM的体系结构与编程.pdf

ARM架构参考手册.pdf

ARM架构参考手册ARM V9.pdf

CPU之战:ARM vs Intel.pdf

ARM系列处理器应用技术完全手册

CPU和GPU研究框架合集

ARM CPU处理器资料汇总(1)

ARM CPU处理器资料汇总(2)

ARM系列处理器应用技术完全手册

CPU和GPU研究框架合集

1、行业深度报告:GPU研究框架

2、信创产业研究框架

3、ARM行业研究框架

4、CPU研究框架

5、国产CPU研究框架

6、行业深度报告:GPU研究框架

Arm架构服务器的开源应用

Arm架构服务器和存储

服务器硬件体系架构浅析

服务器市场现状研究

RISC-V指令架构与实践(1)

RISC-V指令架构与实践(2)

2021年RISC-V行业概览

ARM系列处理器应用技术完全手册

CPU和GPU研究框架合集

面向AIoT的RISC-V原生操作系统研究

深度报告:RISC-V异构IoT全新架构

RISC-V芯片产业指令集架构研究

玄铁C910实现RISC-V用户自定义指令

面向AIoT的RISC-V原生操作系统研究

RISC-V手册开源指令集指南

新时代“芯”生态:龙芯CPU技术与生态体系

龙芯架构参考手册卷一:基础架构

龙芯架构32位精简版参考手册

龙芯LoongArch指令集全集


来源:智能计算芯世界




转载申明:转载本号文章请注明作者来源,本号发布文章若存在版权等问题,请留言联系处理,谢谢。


推荐阅读

更多架构相关技术总结请参考“架构师全店铺技术资料打包”相关电子书(37本技术资料打包汇总详情可通过“阅读原文”获取)。

内容持续更新,现下单“全店铺技术资料打包(全)”,后续可享全店更新“免费”赠阅,价格仅收198元(原总价350元)。



温馨提示:

扫描二维码关注公众号,点击阅读原文链接获取“IT技术全店资料打包汇总(全)电子书资料详情


浏览 29
点赞
评论
收藏
分享

手机扫一扫分享

分享
举报
评论
图片
表情
推荐
点赞
评论
收藏
分享

手机扫一扫分享

分享
举报