英特尔研发全新晶体管设计,将适用2nm以下先进制程

芯智讯

共 1091字,需浏览 3分钟

 ·

2022-01-26 16:56


1月25日消息,据外媒报导,处理器大厂英特尔可能会采用全新的晶体管设计,用于2nm以下的半导体制程技术。


近期曝光的新专利似乎也反应了英特尔发展的新方向:透过“堆叠叉片式晶体管”(stacked forksheet transistors)技术,以保持摩尔定律(Moore′s Law) 前进动力。不过专利技术并没有太多细节,且英特尔也没有说明PPA 改进数据可供参考。


英特尔表示,新的晶体管设计最终可达成3D 和垂直堆叠CMOS 架构,与先进的场效电晶体相比,允许增加晶体管数量,且专利描述纳米带晶体管和锗薄膜使用。锗薄膜将充当电介质隔离墙,在每个垂直堆叠晶体管层重复,最终决定有多少个晶体管能相互堆叠。


其实英特尔早在2019 年就在国际电子元件会议(IEDM) 活动展示3D 逻辑整合研究,当时称为“堆叠纳米片晶体管”技术。此技术如何提高晶体管密度、性能和能效具体数据,英特尔至今没有公开。


比利时微电子研究中心(Imec) 2019 年曾宣布,开发出第一个相关技术的标准单元,模拟结果显示用于2nm制程节点,会比传统方法显著提高晶体管密度,有望在恒定频率下得到10%运算速度提升或24% 能效提升,同时减少20%单元面积,静态随机存取记忆体(SRAM)占用空间将显著减少30%。因英特尔与Imec 在纳米电子学领域有密切长久关联,Imec 研究成果也成为英特尔新专利的基础。


编辑:芯智讯-林子  来源:technews

往期精彩文章

助力设备超长续航,首选国民技术低功耗MCU!

53亿美元收购世创获中国有条件通过!环球晶圆需剥离区熔法晶圆业务!

英特尔宣布1000亿美元投资计划,将建8座晶圆厂

应届生年薪可达60万?国内芯片人才紧缺的背后:今年芯片行业薪酬涨幅将超50%

传吉利将收购魅族!双方回应来了

单价超3亿美元!Intel拿下首批第二代High-NA光刻机,2nm将抢先量产!

携手ASML开启“追光”之旅,赢取限量版“追光宝盒”

同比增长78%!展锐2021年营收达117亿元,或将进入全球十大IC设计公司榜单

7nm及以下制程占比50%!台积电今年营收将增长25-30%,资本支出达440亿美元

后摩尔时代的“助推剂”:Chiplet到底有何优势,挑战又有哪些?

行业交流、合作请加微信:icsmart01
芯智讯官方交流群:221807116

浏览 22
点赞
评论
收藏
分享

手机扫一扫分享

分享
举报
评论
图片
表情
推荐
点赞
评论
收藏
分享

手机扫一扫分享

分享
举报